order_bg

מוצרים

חדש מקורי XC5VLX330T-1FFG1738I ספוט סטוק FPGA שדה מתכנת מערך שער לוגיקה IC שבב מעגלים משולבים

תיאור קצר:


פירוט המוצר

תגיות מוצר

תכונות המוצר

סוּג תיאור
קטגוריה מעגלים משולבים (ICs)

מוטבע

FPGAs (מערך שערים לתכנות שדה)

מר AMD Xilinx
סִדרָה Virtex®-5 LXT
חֲבִילָה מַגָשׁ
סטטוס המוצר פָּעִיל
מספר LABs/CLBs 25920
מספר אלמנטים/תאים לוגיים 331776
סך סיביות RAM 11943936
מספר קלט/פלט 960
אספקת מתח 0.95V ~ 1.05V
סוג הרכבה מתקן משטח
טמפרטורת פעולה -40°C ~ 100°C (TJ)
חבילה / מארז 1738-BBGA, FCBGA
חבילת מכשירי ספק 1738-FCBGA (42.5×42.5)
מספר מוצר בסיס XC5VLX330

דווח על שגיאת מידע על המוצר

הצג דומה

מסמכים ומדיה

סוג משאב קישור
גיליונות נתונים סקירה משפחתית של Virtex-5

גיליון נתונים Virtex-5 FPGA

מדריך למשתמש של Virtex-5 FPGA

מידע סביבתי אישור Xilinx REACH211

Xiliinx RoHS אישור

עיצוב/מפרט PCN Mult Dev Material Change 16/Dev/2019
דגמי EDA XC5VLX330T-1FFG1738I מאת Ultra Librarian

סיווגי סביבה ויצוא

תְכוּנָה תיאור
מצב RoHS תואם ROHS3
רמת רגישות לחות (MSL) 4 (72 שעות)
מצב REACH REACH לא מושפע
ECCN 3A001A7A
HTSUS 8542.39.0001

סקירה כללית של רכיבי FPGA XC5VLX330T-1FFG1738I

באמצעות ארכיטקטורה מבוססת-עמודות ASMBL (Advanced Silicon Modular Block) מהדור השני, ה-XC5VLX330T-1FFG1738I מכיל חמש פלטפורמות (תת-משפחות) מובחנות, הבחירה הגדולה ביותר שמציעה כל משפחת FPGA.כל פלטפורמה מכילה יחס שונה של תכונות כדי לתת מענה לצרכים של מגוון רחב של עיצובי לוגיקה מתקדמים.בנוסף למארג ההיגיון המתקדם ביותר, בעל הביצועים הגבוהים ביותר, XC5VLX330T-1FFG1738I FPGAs מכילים בלוקים רבים ברמת מערכת ה-IP, כולל זיכרון RAM/FIFO עוצמתיים של 36Kbit, דור שני של 25 x 18 DSP, טכנולוגיית SelectIO עם מובנית עכבה מבוקרת דיגיטלית, בלוקי ממשק סינכרוני מקור של ChipSync, פונקציונליות של צג מערכת,

XC5VLX330T-1FFG1738I מסדרת Xilinx FPGAs (מערך שערים לתכנות שדה) הוא IC FPGA VIRTEX-5 330K 1738FBGA, הצג תחליפים וחלופות יחד עם גיליונות נתונים, מלאי, תמחור ממפיצים מורשים ב-FPGAkey.com, ותוכל גם לחפש מוצרים אחרים של FPGAkey.com. .

מאפיינים
חמש פלטפורמות LX, LXT, SXT, TXT ו-FXT
תאימות בין פלטפורמות
התקני LXT, SXT ו-FXT תואמים את טביעת הרגל באותה חבילה באמצעות ווסתי מתח מתכווננים
בד FPGA המתקדם ביותר, בעל ביצועים גבוהים, בשימוש אופטימלי
שעון רב עוצמה לניהול שעון (CMT).
בלוקים של מנהל השעון הדיגיטלי (DCM) לאחסון אפס השהייה, סינתזת תדרים והסטת פאזה של השעון
בלוקי PLL עבור סינון ריצוד קלט, חציצה של אפס השהייה, סינתזת תדרים וחלוקת שעון תואמת פאזה
זיכרון RAM/FIFO בלוק של 36Kbit
טכנולוגיית SelectIO מקבילה בעלת ביצועים גבוהים
פעולת 1.2 עד 3.3VI/O
ממשק סינכרוני מקור באמצעות טכנולוגיית ChipSync
סיום אקטיבי של עכבה מבוקרת דיגיטלית (DCI).
בנקאות קלט/פלט גמישה
תמיכה בממשק זיכרון מהיר
פרוסות DSP48E מתקדמות
אפשרויות תצורה גמישות
יכולת ניטור מערכת בכל המכשירים
בלוקים משולבים של נקודות קצה עבור עיצובי PCI Express
מקלטי משדר RocketIO GTP 100 Mb/s עד 3.75 Gb/s
פלטפורמות LXT ו-SXT
משדרים RocketIO GTX 150 Mb/s עד 6.5 Gb/s
פלטפורמות TXT ו- FXT
מעבדי PowerPC 440
פלטפורמת FXT בלבד
ארכיטקטורת RISC
צינור בן 7 שלבים
הוראות 32-Kbyte ומטמוני נתונים כלולים
מבנה ממשק מעבד אופטימלי (מוט חוצה)
טכנולוגיית תהליך CMOS נחושת 65 ננומטר

 


  • קודם:
  • הַבָּא:

  • כתבו כאן את הודעתכם ושלחו אותה אלינו