order_bg

מוצרים

5CEFA5F23I7N Cyclone® VE מערך שערים לתכנות שדה (FPGA) IC 240 5001216 77000 484-BGA

תיאור קצר:

התקני Cyclone® V מתוכננים להתאים בו-זמנית לצריכת החשמל המתכווצת, העלות ודרישות הזמן לשוק;ודרישות רוחב הפס ההולכות וגדלות עבור יישומים בעלי נפח גבוה ורגיש לעלות.משופרת עם מקלטי משדר משולבים ובקרי זיכרון קשיחים, התקני Cyclone V מתאימים ליישומים בשווקים התעשייתיים, האלחוטיים והקווים, הצבאיים והרכבים.

פירוט המוצר

תגיות מוצר

תכונות המוצר

סוּג להמחיש
קטגוריה מערכי שערים ניתנים לתכנות בשדה (FPGA)
יַצרָן אינטל
סִדרָה Cyclone® VE
לַעֲטוֹף מַגָשׁ
מצב המוצר פָּעִיל
DigiKey ניתן לתכנות לא אומת
מספר LAB/CLB 29080
מספר אלמנטים/יחידות לוגיות 77000
המספר הכולל של סיביות RAM 5001216
I/O 數 240
מתח - ספק כוח 1.07V~1.13V
סוג התקנה סוג דבק פני השטח
טמפרטורת פעולה -40°C ~ 100°C(TJ)
חבילה/דיור 484-BGA
מעטפת רכיבי הספק 484-FBGA (23x23)
מספר מאסטר מוצר 5CEFA5

הצגת המוצר

התקני Cyclone® V מתוכננים להתאים בו-זמנית לצריכת החשמל המתכווצת, העלות ודרישות הזמן לשוק;ודרישות רוחב הפס ההולכות וגדלות עבור יישומים בעלי נפח גבוה ורגיש לעלות.משופרת עם מקלטי משדר משולבים ובקרי זיכרון קשיחים, התקני Cyclone V מתאימים ליישומים בשווקים התעשייתיים, האלחוטיים והקווים, הצבאיים והרכבים.

תכונות מוצר

טֶכנוֹלוֹגִיָה

  • טכנולוגיית תהליך הספק נמוך (28LP) של TSMC של 28 ננומטר
  • מתח ליבה 1.1V
אריזה
  • חבילות Wirebond דל הלוגן
  • צפיפות מכשירים מרובים עם טביעות רגליים תואמות של חבילה להעברה חלקה בין צפיפות מכשירים שונים
  • אפשרויות תואמות RoHS ואפשרויות עופרת
בד FPGA בעל ביצועים גבוהים
  • ALM משופר עם 8 כניסות עם ארבעה אוגרים
בלוקי זיכרון פנימיים
  • M10K - בלוקי זיכרון של 10 קילוביטים (Kb) עם קוד תיקון שגיאות רך (ECC)
  • בלוק מערך לוגי זיכרון (MLAB) - LUTRAM מבוזר 640 סיביות שבו אתה יכול להשתמש עד 25% מה-ALMs כזיכרון MLAB
בלוקי IP קשיחים מוטבעים
 
  • תמיכה מקורית בעד שלוש רמות דיוק של עיבוד אותות (שלוש 9 x 9, שניים 18 x 18 או מכפיל אחד של 27 x 27) באותו בלוק DSP בעל דיוק משתנה
  • מצבר ומפל של 64 סיביות
  • זיכרון מקדם פנימי מוטבע
  • מקדים/מחסיר ליעילות משופרת
  • DDR3, DDR2 ו-LPDDR2 עם תמיכה של 16 ו-32 סיביות ECC
  • PCI Express* (PCIe*) Gen2 ו-Gen1 (x1, x2 או x4) IP קשיח עם תמיכה רב תכליתית, נקודת קצה ויציאת שורש
תְצוּרָה
  • הגנת אמפר - הגנת עיצוב מקיפה כדי להגן על השקעות ה-IP יקרות הערך שלך
  • תכונות אבטחת עיצוב משופרות של תקן הצפנה מתקדם (AES).
  • CvP
  • תצורה מחדש דינמית של ה-FPGA
  • אפשרויות תצורה טורי אקטיבי (AS) x1 ו-x4, סידורי פסיבי (PS), JTAG ואפשרויות תצורה פסיביות מקבילות מהירה (FPP) x8 ו-x16
  • קרצוף פנימי (2)
  • תצורה מחדש חלקית (3)

  • קודם:
  • הַבָּא:

  • כתבו כאן את הודעתכם ושלחו אותה אלינו