8T49N222B-101NLGI מעגל משולב רכיבי DIP אלקטרוניים חדשים ומקוריים במלאי עבור שבב IC 8T49N222B-101NLGI
תכונות המוצר
סוּג | תיאור |
קטגוריה | מעגלים משולבים (ICs) |
מר | Renesas Electronics America Inc |
סִדרָה | FemtoClock® NG |
חֲבִילָה | מַגָשׁ |
סטטוס המוצר | מְיוּשָׁן |
PLL | כן עם מעקף |
קֶלֶט | HCSL, LVDS, LVHSTL, LVPECL |
תְפוּקָה | LVDS |
מספר מעגלים | 1 |
יחס - קלט: פלט | 2:2 |
דיפרנציאל - קלט: פלט | כן כן |
תדירות - מקסימום | 125 מגה-הרץ |
מחלק/מכפיל | כן לא |
אספקת מתח | 2.375V ~ 3.465V |
טמפרטורת פעולה | -40°C ~ 85°C |
סוג הרכבה | מתקן משטח |
חבילה / מארז | פד חשוף 48-VFQFN |
חבילת מכשירי ספק | 48-VQFN (7×7) |
מספר מוצר בסיס | 8T49N222 |
מסמכים ומדיה
סוג משאב | קישור |
גיליונות נתונים | IDT8T49N222I |
התיישנות PCN/ EOL | Mult Dev EOL 19/ינואר/2022 |
הרכבה/מקור PCN | VFQFPN 21/דצמבר/2016 |
גיליון נתונים HTML | סקירת בד תזמון |
סיווגי סביבה ויצוא
תְכוּנָה | תיאור |
מצב RoHS | תואם ROHS3 |
רמת רגישות לחות (MSL) | 3 (168 שעות) |
מצב REACH | REACH לא מושפע |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
משאבים נוספים
תְכוּנָה | תיאור |
שמות אחרים | IDT8T49N222B-101NLGI IDT8T49N222B-101NLGI-ND |
חבילה סטנדרטית | 260 |
מחוללי שעונים
ל-Infineon פורטפוליו רחב של מחוללי שעונים עם תמיכה בתדר של 700 מגה-הרץ וריצוד פאזה RMS של פחות מ-0.7 שנייה.הם תומכים בשורה של תכונות עם ערך מוסף כגון VCXO, Spread Spectrum ו-Output Phase Alignment, יחד עם שעוני ייחוס תומכים עבור תקני ממשק פופולריים כגון PCIe 1.0/2.0/3.0, 10 GbE, SATA 1.0/2.0 ו-USB 1.0/2.0 /3.0.יש לנו מוצרים מסחריים, תעשייתיים ומוצרים בדרגת רכב.
מחוללי שעונים יכולים להיות מסווגים באופן נרחב לשתי קטגוריות: הפחתת EMI (יכולת רחבה של ספקטרום), והפחתת ללא EMI.יישומי יעד עבור מכשירים אלה כוללים רכב, תעשייה, צרכנות ורשתות.
מכשירי צריכה הופכים עשירים יותר בתכונות ומחוברים.שיתוף תוכן מדיה ברזולוציה גבוהה דורש תקני העברת נתונים מהירים יותר, והתקנים שיכולים לתמוך בתקני נתונים מרובים, שלכל אחד מהם דרישות תזמון ספציפיות.זו בדיוק הסיבה שעיצבנו את מחולל השעונים CY274x High Performance.הוא עונה על דרישות התזמון של מערכות מידע בידור לרכב, ציוד רפואי, מדפסות רב-תכליתיות, שרתי שידורי מדיה, ציוד בדיקה, מערכות מצלמות, תעופה וחלל והגנה ועוד יישומים רבים.המכשיר הוא AEC-Q100 Qualified.
סינתיסייזרים תדרים
ניתן לבנות מכפיל תדרים סלקטיבי עם מערכת PLL על ידי הכנסת מחלק תדרים בתוך המשוב בין כניסת גלאי הפאזה לפלט VCO.האיור שלהלן מציג את הדיאגרמה הסכמטית של סינתיסייזר בתדר נמוך עם מעגל מחלק הניתן לתכנות של שלושה עשורים.
למודול מחלק התדרים N יש ערך בין 3 ל-999 עם תוספת שלבים בודדים.במצב נעול, המשווה והאות נמצאים באותו תדר ש-f=N*1kHZ. אז יש לנו סינתיסייזר תדרים עם טווח של 3KHZ עד 999 KHZ עם תוספת של 1-KHZ, אותו ניתן לתכנת על ידי מיקום המתג של החלוקה לפי -n מונה.
מעגל זה משתמש במשוואת פאזה II מכיוון שסינתיסייזר תדרים לא אמור לנעול על הרמוניות של תדר הייחוס של כניסת האות.אנחנו לא יכולים להשתמש במשוואת פאזות I כי הוא ננעל על הרמוניות.משווה שלב II מתאים ליישום זה מכיוון שהגורם הפעיל של הפלט של מחלק התדרים לחלק ב-n אינו 50%.ה-VCO מוגדר על ידי Phase Comparator II, לכסות טווח של 0 מגה-הרץ עד 1.1 מגה-הרץ.ליישום זה יש שני קוטבים של LPF.לנעילה מהירה יותר עבור שינויים שלבים בתדירות ליישום זה יש מסנן מוביל תג.[מקור דיאגרמה סכמטית: דוח יישומים של Texas Instruments]